作者harry9527 (爽)
看板Electronics
標題[問題] layout 信號線長度問題
時間Sun Jan 12 19:38:25 2014
小弟想請問版上大大們,IC layout 時信號線若需要拉很長(>100um)時,除了
voltage drop 以及 antenna 效應,還有什麼非理想效應需要考慮?
聽說換層可以解決antenna 問題,但是我的操作頻率很低(<1MHZ),
應該沒有antenna問題,請問我走線還需要換層嗎?
謝謝大大不吝賜教
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.113.169.56
推 onlykals:我想你這邊的ant跟操作頻率沒有關係 01/12 20:07
→ onlykals:跟製程/線長/input gate area/diode protect比較有關 01/12 20:08
推 technology55:如果你指的是drc rule的antenna問題 01/12 20:42
→ technology55:那跟頻率沒有任何關係 01/12 20:42
推 mmonkeyboyy:那個跟製程有關係 01/12 21:46
推 jamtu:1MHz隨便走沒差 01/12 21:52
推 horsemelon:如果是數位信號的話 要考慮glitch 01/12 23:58
→ horsemelon:有些SR latch或是DFF的電路很怕glitch 01/12 23:59
→ horsemelon:analog的話...如果是current source gate bias就不行 01/13 00:00
→ horsemelon:拉這麼長 總之要看這個信號的性質若加上RC會不會出事 01/13 00:01
→ jfsu:100um還好...拉過3000um的,不加buffer不行~ 01/13 02:31
推 jamtu:請問DC的current source走這麼長主要問題在哪裡 01/14 01:39
→ jamtu:是怕其他信號couple過來嗎 01/14 01:39
→ jamtu:因為感覺DC的東西應該不怕RC 想請教這方面的禁忌 01/14 01:40
推 windboy0620:IR DROP吧... 01/14 21:05
推 horsemelon:講簡單一點就是current mirror要放一起 01/14 23:08
→ horsemelon:然後源頭要用current bias, 不能用gate voltage bias 01/14 23:08
→ horsemelon:因為用gate voltage bias的話 source端會有IR drop 01/14 23:08
→ horsemelon:導致current mirror的VGS不一樣 偏壓的電流比例就跑掉 01/14 23:09
推 jamtu:所以主要是因為兩邊S端距離太遠造成電壓不同囉 01/15 19:39
推 horsemelon:對 不愧是j大 01/15 21:39
→ jamtu:高手 我做的東西電流太小都直接忽略這個 所以才想不太通 01/16 00:56
→ jamtu:感謝指點 01/16 00:56
推 horsemelon:其實一般也不太會中這個bug 只是養成習慣而已 01/16 22:33