因為n型側電位高於p型側而形成內建電位障壁(Built-in potential barrier),可以阻止任何流往另一邊的多數載子。在攝氏25度時,鍺(Ge)二極體的位能障壁約為0.3V,矽(Si) ...
確定! 回上一頁