為什麼這篇邏輯閘電路鄉民發文收入到精華區:因為在邏輯閘電路這個討論話題中,有許多相關的文章在討論,這篇最有參考價值!作者csk618 (DOD)看板Electronics標題Re: [問題]詢問一下什麼是動態邏輯閘呢...
邏輯閘電路 在 PanSci 泛科學 Instagram 的最佳貼文
2020-10-07 16:29:04
#科基百科 摩爾定律,顧名思義便是由名叫摩爾的人提出的,這位摩爾先生,便是 Intel 的創始元老之一──Gordon Moore。 摩爾定律與其說是「定律」,倒不如說是一項預測:「積體電路 (IC) 上可容納的電晶體數目,約每隔兩年便會增加一倍。」 而後,Intel 的執行長 David Ho...
※ 引述《add007 (我就是我)》之銘言:
: 下面連結有個動態邏輯電路
: https://dl.dropbox.com/u/72626331/98cs14.JPG
: 跟我們一般看到的邏輯電路有什麼差別呢?
: 還有麻煩高手們告訴我怎麼判斷這個邏輯閘嗎?
: 跟一般的邏輯閘判斷方式好像不一樣
: 所以麻煩高手敎敎我,先謝謝啦
動態邏輯電路又叫做預充電邏輯電路
簡單來說就是由clock去控制的電路
為什麼叫動態呢?
因為他不是一個穩態的電路
一個clock有正半週和負半週
正半週負責充電,負半週則是有可能是放電或是維持原來的電位
如果是維持原來的電位,那會有寄生電容放電的效應(會隨著時間增加而造成電位下降)
傳統cmos電路會有pull-up網路和pull-down網路
所以傳統cmos電路運算完是一個穩態的電路
而動態邏輯電路的 pull-up網路 or pull-down網路 其中之一會由clock取代
判斷方式大約是這樣子
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.115.71.234